Voila ce que je voulais dire en gros
Quoi que même sur un même Wafer je suis pas sur qu'un die de gauche s'o/c de la même façon qu'un die de droite
D'ailleur il y avais un truc comme ça pour les Pentium D ... les premiers etaient 2 dies collés ... et ça leur posaient probleme pour la fréquence a valider ... desfois le core de gauche pouvant aller plus vite que le core de droite ils etaient obligé de le brider a la vitesse du plus faible ...
C'est pour ça qu'apres les Pentium D 65nm etaient 2 dies completement differents validés tout deux a la fréquence désiré ...